信号提供方法、信号提供模组和显示装置与流程

专利检索2022-05-11  9



1.本发明涉及显示技术领域,尤其涉及一种信号提供方法、信号提供模组和显示装置。


背景技术:

2.在相关技术中,采用ltpo(低温多晶氧化物)技术来实现低刷新频率显示,当显示装置工作于低频驱动模式下时,一帧时间例如可以包括先后设置的刷新阶段和保持阶段。ltpo像素电路的晶体管可以与多条扫描线电连接,在保持阶段,所述多条扫描线中的至少一扫描线不打开,也即该至少一扫描线提供的扫描信号的电位都为无效电压,但是在相关技术中,产生该扫描信号的驱动电路连接的时钟信号端依然在保持阶段正常输出时钟信号,使得功耗高。


技术实现要素:

3.本发明的主要目的在于提供一种信号提供方法、信号提供模组和显示装置,解决现有的显示装置不能在实现低频驱动的同时降低功耗的问题。
4.为了达到上述目的,本发明实施例提供了一种信号提供方法,应用于显示装置中的驱动电路,所述驱动电路与时钟信号端电连接,用于提供驱动信号,当所述显示装置工作于低频驱动模式下时,显示周期包括刷新阶段和保持阶段,所述信号提供方法包括:
5.在所述保持阶段,控制所述时钟信号端提供的信号的占空比小于或等于占空比阈值。
6.可选的,所述占空比阈值大于或等于5%而小于或等于45%。
7.可选的,所述驱动电路分别与第一节点、第二节点、第一电压端、第二电压端和驱动信号输出端电连接,用于在所述第二节点的电位的控制下,控制所述驱动信号输出端与所述第一电压端之间连通,在所述第一节点的电位的控制下,控制所述驱动信号输出端与所述第二电压端之间连通,第一电压信号为有效电压信号,所述第二电压端提供的第二电压信号为无效电压信号;所述信号提供方法包括:
8.在所述刷新阶段,控制所述第一电压端提供第一电压信号;
9.在所述保持阶段,控制所述时钟信号端输出直流电压信号,并控制所述第一电压端提供第二电压信号。
10.可选的,所述显示装置包括显示面板,所述显示面板包括多个像素电路,所述驱动电路用于为所述像素电路提供所述驱动信号;所述像素电路与数据线电连接,接收来自所述数据线的数据电压;所述保持阶段包括多个维持时间段,以及,设置于相邻的两维持时间段之间的输出时间段;
11.所述信号提供方法包括:
12.在所述维持时间段,控制所述时钟信号端输出直流电压信号;
13.在所述输出时间段,控制所述时钟信号端输出相应的时钟信号;
14.所述维持时间段持续的时间为间隔时间。
15.可选的,在所述显示周期之前还包括采样阶段;所述信号提供方法还包括:
16.在所述采样阶段,控制所述时钟信号端输出所述直流电压信号,并控制所述数据线提供不变的数据电压,检测所述显示面板的显示亮度,当检测到亮度变化达到亮度变化值阈值时,记录相应的变化时间;
17.所述间隔时间大于预先设定的阈值时间而小于或等于所述变化时间。
18.可选的,所述直流电压信号为高电压信号,在所述输出时间段,当所述时钟信号的电位为低电压时,所述高电压信号的电压值与所述时钟信号的电压值之间的差值不变。
19.可选的,所述显示面板显示低亮度画面,所述直流电压信号为高电压信号,在多个所述输出时间段,当所述时钟信号的电位为低电压时,所述高电压信号的电压值与所述时钟信号的电压值之间的差值逐渐减小。
20.可选的,所述显示面板显示高亮度画面,所述直流电压信号为高电压信号,在多个所述输出时间段,当所述时钟信号的电位为低电压时,所述高电压信号的电压值与所述时钟信号的电压值之间的差值逐渐增大。
21.可选的,所述时钟信号端包括第一时钟信号端和第二时钟信号端。
22.本发明实施例还提供了一种信号提供模组,应用于显示装置中的驱动电路,所述驱动电路与时钟信号端电连接,用于提供驱动信号,其特征在于,当所述显示装置的刷新频率小于预定频率时,显示周期包括刷新阶段和保持阶段,所述信号提供模组包括:
23.第一信号提供电路,用于在保持阶段,控制所述时钟信号端提供的信号的占空比小于或等于占空比阈值。
24.可选的,所述驱动电路分别与第一节点、第二节点、第一电压端、第二电压端和驱动信号输出端电连接,用于在所述第二节点的电位的控制下,控制所述驱动信号输出端与所述第一电压端之间连通,在所述第一节点的电位的控制下,控制所述驱动信号输出端与所述第二电压端之间连通,第一电压信号为有效电压信号,所述第二电压端提供的第二电压信号为无效电压信号;所述信号提供模组还包括第二信号提供电路;
25.所述第一信号提供电路用于在所述保持阶段,控制所述时钟信号端输出直流电压信号;
26.所述第二信号提供电路用于在所述刷新阶段,控制所述第一电压端提供第一电压信号,并用于在所述保持阶段,控制所述第一电压端提供第二电压信号。
27.可选的,所述第二信号提供电路包括控制电路和控制开关电路;所述控制开关电路包括第一控制晶体管和第二控制晶体管;
28.所述第一控制晶体管的控制极与第一控制线电连接,所述第一控制晶体管的第一极与第二电压线电连接,所述第一控制晶体管的第二极与所述第一电压端电连接;所述第二电压线用于提供第二电压信号;
29.所述第二控制晶体管的控制极与第二控制线电连接,所述第二控制晶体管的第一极与第一电压线电连接,所述第二控制晶体管的第二极与所述第一电压端电连接;所述第一电压线用于提供第一电压信号;
30.所述控制电路用于在所述刷新阶段,向所述第一控制线提供无效的第一控制信号,以使得第一控制晶体管关断,向第二控制线提供有效的第二控制信号,使得第二控制晶
体管导通,还用于在所述保持阶段,向所述第一控制线提供有效的第一控制信号,以使得第一控制晶体管导通,向第二控制线提供无效的第二控制信号,使得第二控制晶体管关断。
31.可选的,所述显示装置包括显示面板,所述显示面板包括多个像素电路,所述驱动电路用于为所述像素电路提供所述驱动信号;所述像素电路与数据线电连接,接收来自所述数据线的数据电压;所述保持阶段包括多个维持时间段,以及,设置于相邻的两维持时间段之间的输出时间段;
32.所述第一信号提供电路用于在所述维持时间段,控制所述时钟信号端输出直流电压信号,在所述输出时间段,控制所述时钟信号端输出相应的时钟信号;
33.所述维持时间段持续的时间为间隔时间。
34.可选的,所述显示面板显示低亮度画面,所述直流电压信号为高电压信号,所述第一信号提供电路用于在多个所述输出时间段,当所述时钟信号的电位为低电压时,所述高电压信号的电压值与所述时钟信号的电压值之间的差值逐渐减小。
35.可选的,所述显示面板显示高亮度画面,所述直流电压信号为高电压信号,所述第一信号提供电路用于在多个所述输出时间段,当所述时钟信号的电位为低电压时,所述高电压信号的电压值与所述时钟信号的电压值之间的差值逐渐增大。
36.本发明实施例还提供了一种显示装置,包括上述的信号提供模组。
37.可选的,所述显示装置包括显示面板和驱动集成电路;所述信号提供模组还包括第二信号提供电路,所述第二信号提供电路包括控制电路和控制开关电路;
38.所述控制电路和所述信号提供模组中的第一信号提供电路设置于所述驱动集成电路中;
39.所述控制开关电路集成于所述显示面板上。
40.本发明实施例所述的信号提供方法、信号提供模组和显示装置能够当所述显示装置工作于低频驱动模式下时,在保持阶段,控制所述时钟信号端提供的信号的占空比小于或等于占空比阈值,以在实现低频驱动的同时降低功耗。
附图说明
41.图1是驱动电路的连接关系示意图;
42.图2是所述驱动电路的一实施例的电路图;
43.图3是本发明实施例所述的显示装置中的像素电路的一实施例的电路图;
44.图4是图3所示的像素电路的实施例的工作时序图;
45.图5是在相关技术中,驱动电路输出的驱动信号的电位受到漏电作用而逐渐升高的示意图;
46.图6是在本发明至少一实施例中,高电压端vgh提供的信号、第一时钟信号端ck提供的信号和第二时钟信号端cb提供的信号的波形图;
47.图7是采用了如图6所示的信号后,驱动电路输出的驱动电路的电位的示意图;
48.图8是在本发明至少一实施例中,与提供第一扫描信号的驱动电路电连接的第一个第一时钟信号端s1_ck提供的信号,与提供第一扫描信号的驱动电路电连接的第一个第二时钟信号端s1_cb提供的信号,与提供第二扫描信号的驱动电路电连接的第二个第一时钟信号端s2_ck提供的信号和与提供第二扫描信号的驱动电路电连接的第二个第二时钟信
号端s2_cb提供的信号的波形图;
49.图9是在本发明至少一实施例中,第一时钟信号端ck提供的信号和第二时钟信号端cb提供的信号的波形图;
50.图10是通过采用图9所示的工作时序,在输出截止保持阶段,驱动电路输出的信号的波形;
51.图11是在本发明至少一实施例中,第一时钟信号端ck提供的信号和第二时钟信号端cb提供的信号的波形图;
52.图12是在本发明至少一实施例中,第一时钟信号端ck提供的信号和第二时钟信号端cb提供的信号的波形图;
53.图13是本发明实施例所述的信号提供模组中的第二信号提供电路的一实施例的电路图;
54.图14是所述第二信号提供电路的实施例的工作时序图;
55.图15是本发明实施例所述的显示装置的结构示意图;
56.图16是驱动电路的一实施例的结构示意图。
具体实施方式
57.下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
58.本发明所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。
59.在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述第一极可以为漏极,所述第二极可以为源极;或者,所述第一极可以为源极,所述第二极可以为漏极。
60.本发明实施例所述的信号提供方法,应用于显示装置中的驱动电路,所述驱动电路与时钟信号端电连接,用于提供驱动信号,当所述显示装置工作于低频驱动模式下时,显示周期包括刷新阶段和保持阶段,所述信号提供方法包括:
61.在所述保持阶段,控制所述时钟信号端提供的信号的占空比小于或等于占空比阈值。
62.在本发明实施例所述的信号提供方法中,当所述显示装置工作于低频驱动模式下时,在保持阶段,控制所述时钟信号端提供的信号的占空比小于或等于占空比阈值,以在实现低频驱动的同时降低功耗。
63.在本发明至少一实施例中,当所述显示装置的刷新频率小于或等于常见刷新频率时,所述显示装置工作于低频驱动模式下。
64.可选的,所述常见刷新频率可以为60hz,则当所述显示装置的刷新频率小于或等于60hz时,所述显示装置工作于低频驱动模式下,但不以此为限。例如,当所述显示装置的刷新频率为50hz、40hz、30hz、20hz、10hz或1hz时,所述显示装置工作于低频驱动模式下。
65.可选的,所述占空比阈值大于或等于5%而小于或等于45%。例如,所述占空比阈
值可以为5%、10%、15%、20%、25%、30%、35%、40%或45%,但不以此为限。
66.根据一种具体实施方式,所述驱动电路分别与第一节点、第二节点、第一电压端、第二电压端和驱动信号输出端电连接,用于在所述第二节点的电位的控制下,控制所述驱动信号输出端与所述第一电压端之间连通,在所述第一节点的电位的控制下,控制所述驱动信号输出端与所述第二电压端之间连通,第一电压信号为有效电压信号,所述第二电压端提供的第二电压信号为无效电压信号;所述信号提供方法包括:
67.在所述刷新阶段,控制所述第一电压端提供第一电压信号;
68.在所述保持阶段,控制所述时钟信号端输出直流电压信号,并控制所述第一电压端提供第二电压信号。
69.在具体实施时,当所述驱动信号输出端提供的驱动信号接入n型晶体管的栅极时,所述有效电压信号为高电压信号,所述无效电压信号为低电压信号;
70.当所述驱动信号输出端提供的驱动信号接入p型晶体管的栅极时,所述有效电压信号为低电压信号,所述无效电压信号为高电压信号。
71.本发明至少一实施例以有效电压信号为高电压信号,无效电压信号为低电压信号为例说明。
72.如图1所示,所述驱动电路10分别与第一节点n1、第二节点n2、第一电压端v1、第二电压端v2和驱动信号输出端out电连接,用于在所述第二节点n2的电位的控制下,控制所述驱动信号输出端out与所述第一电压端v1之间连通,在所述第一节点n1的电位的控制下,控制所述驱动信号输出端out与所述第二电压端v2之间连通。
73.在本发明至少一实施例中,所述第一电压端v1可以为高电压端,所述第二电压端v2可以为低电压端。
74.如图2所示,所述驱动电路10的一实施例可以包括第一晶体管t1、第二晶体管t2、第三晶体管t3、第四晶体管t4、第五晶体管t5、第六晶体管t6、第七晶体管t7、第八晶体管t8、第九晶体管t9、第十晶体管t10、第一电容c1、第二电容c2和第三电容c3;
75.t1的栅极与第一时钟信号端ck电连接,t1的源极与起始电压端stv电连接,t1的漏极与第一节点n1电连接;
76.t2的栅极与所述第一节点n1电连接,t2的源极与t6的栅极电连接,t2的漏极与所述第一时钟信号端ck电连接;
77.t3的栅极与所述第一时钟信号端ck电连接,t3的源极与低电压端vgl电连接,t3的漏极与t6的栅极电连接;
78.t4的栅极与第二时钟信号端cb电连接,t4的源极与所述第一节点n1电连接,t4的漏极与t5的源极电连接;
79.t5的栅极与t6的栅极电连接,t5的漏极与高电压端vgh电连接;
80.t6的源极与所述第二时钟信号端cb电连接,t6的漏极与t7的源极电连接;
81.t7的栅极与第二时钟信号端cb电连接,t7的漏极与第二节点n2电连接;
82.t8的栅极与所述第一节点n1电连接,t8的源极与所述高电压端vgh电连接,t8的漏极与所述第二节点n2电连接;
83.t9的栅极与所述第二节点n2电连接,t9的源极与所述高电压端vgh电连接,t9的漏极与所述驱动信号输出端out电连接;
84.t10的栅极与所述第一节点n1电连接,t10的源极与所述低电压端vgl电连接,t10的漏极与所述驱动信号输出端out电连接;
85.c1的第一端与所述第一节点电连接,c1的第二端与所述第二时钟信号端cb电连接;
86.c2的第一端与t6的栅极电连接,c2的第二端与t6的漏极电连接;
87.c3的第一端与所述第二节点n2电连接,c3的第二端与所述高电压端vgh电连接。
88.在本发明至少一实施例中,所述时钟信号端可以包括所述第一时钟信号端ck和第二时钟信号端cb。
89.如图3所示,所述显示装置中的显示面板包括的像素电路的一实施例可以包括有机发光二极管o1、第一初始化晶体管m1、补偿控制晶体管m2、第二初始化晶体管m3、驱动晶体管m0、数据写入晶体管m4、第一发光控制晶体管m5和第二发光控制晶体管m6和存储电容cst;
90.m1的栅极与第一扫描线s1电连接,m1的源极与第一初始电压端vin1电连接,m1的漏极与驱动节点n0电连接;
91.m2的栅极与第二扫描线s2电连接,m2的源极与所述驱动节点n0电连接,m2的漏极与m0的漏极电连接;
92.m3的栅极与第三扫描线s3电连接,m3的源极与第二初始电压端vin2电连接,m3的漏极与o1的阳极电连接;
93.m4的栅极与第四扫描线s4电连接,m4的源极与数据线data电连接,m4的漏极与m0的源极电连接;
94.m5的栅极与发光控制线em电连接,m5的源极与电源电压端elvdd电连接,m5的漏极与m0的源极电连接;
95.m6的栅极与所述发光控制线em电连接,m6的源极与m0的漏极电连接,m6的漏极与o1的阳极电连接;
96.o1的阴极与低电压线elvss电连接。
97.在图3所示的像素电路的实施例中,m1和m2为氧化物薄膜晶体管,m3、m4、m5、m6和m0都为低温多晶硅薄膜晶体管;
98.m1和m2为n型晶体管,m3、m4、m5、m6和m0都为p型晶体管。
99.图3所示的像素电路的实施例可以为ltpo(低温多晶氧化物)像素电路。
100.在本发明至少一实施例中,所述驱动电路可以通过其驱动信号输出端为s1提供第一扫描信号,另一所述驱动电路可以通过其驱动信号输出端为s2提供第二扫描信号。
101.在相关技术中,采用ltpo技术来实现低刷新频率显示,当刷新频率为1hz时,一帧时间(也即一显示周期)例如可以包括先后设置的刷新阶段和保持阶段,所述刷新阶段持续的时间可以为1s/120,所述保持阶段持续的时间可以为119s/120;所述保持阶段可以包括119个保持时间段,每隔保持时间段持续的时间可以为1s/120;但不以此为限;
102.在刷新阶段,进行像素电路的初始化和数据写入工作,在保持阶段,不进行数写入,仅在每一保持时间段内,控制em和s3打开以此进行像素阳极的初始化,以改善flicker(闪烁)现象。而在所述保持阶段,第一扫描线s1和第二扫描线s2不打开,也即s1提供的第一扫描信号的电位和s2提供的第二扫描信号的电位都为低电压,但是在相关技术中,第一时
钟信号端ck和第二时钟信号端cb依然在保持阶段正常输出时钟信号,使得功耗高。
103.如图4所示,图2所示的像素电路的实施例在工作时,驱动周期可以包括先后设置的输出阶段t1、复位阶段t2和输出截止保持阶段t3;
104.在输出阶段t1,t9在第二节点n2的电位的控制下导通,以控制out输出高电压信号;t10在第一节点n1的电位的控制下关断;
105.在复位阶段t1,t9在第二节点n2的电位的控制下关断,t10在第一节点n1的电位的控制下导通,以控制out输出低电压信号;
106.在输出截止阶段t2,当所述第二时钟信号端cb正常输出时钟信号时,每隔一定时间,第二时钟信号端cb提供的第二时钟信号的电位由高电压向低电压跳动,以能够将n1的电位拉低,保证t10较好开启,以输出低电压信号,保证out输出的低电压信号稳定,若所述第二时钟信号端cb输出直流电压信号,则无法通过c1的耦合拉低n1的电位,无法保证t10的良好开启状态,其结果是如图5所示,out输出的驱动信号的电位会受到t9的漏电作用而逐渐升高。
107.在图5中,纵轴是vout,单位为v(伏),横轴是时间t,单位为s(秒);其中,vout为out输出的驱动信号的电位。
108.基于以上问题,本发明至少一实施例所述的信号提供方法可以包括:
109.在所述刷新阶段,控制所述第一电压端提供第一电压信号;
110.在所述保持阶段,控制所述时钟信号端输出直流电压信号,并控制所述第一电压端提供第二电压信号。
111.本发明至少一实施例通过控制在保持阶段,控制第一电压端提供给第二电压信号,其中,所述第二电压信号可以为低电压信号,以使得即使t9漏电,out输出的驱动信号的电位也不会被拉高,避免在输出截止保持阶段,out输出的驱动信号的电位逐渐升高的问题,保证在输出截止阶段,out持续输出低电压信号。
112.在本发明至少一实施例中,所述直流电压信号可以为高电压信号,但不以此为限。
113.如图6所示,在本发明至少一实施例中,在刷新阶段p1,控制ck和cb正常输出时钟信号,在保持阶段p2,控制ck和cb输出高电压信号;
114.在刷新阶段p1,控制vgh正常输出高电压信号;
115.在保持阶段p2,控制vgh输出低电压信号。
116.如图7所示,通过采用图6所示的工作时序,在输出截止保持阶段,out持续输出低电压信号。在图7中,纵轴是vout,单位为v(伏),横轴是时间t,单位为s(秒);其中,vout为out输出的驱动信号的电位。
117.在图8中,标号为s1_ck的为与提供第一扫描信号的驱动电路电连接的第一个第一时钟信号端,标号为s1_cb的为与提供第一扫描信号的驱动电路电连接的第一个第二时钟信号端,标号为s2_ck的为与提供第二扫描信号的驱动电路电连接的第二个第一时钟信号端,标号为s2_cb的为与提供第二扫描信号的驱动电路电连接的第二个第二时钟信号端;
118.如图8所示,在刷新阶段p1,s1_ck和s2_ck提供第一时钟信号,s1_cb和s2_cb提供第二时钟信号;
119.在图8中,标号为p21的为保持阶段p2包括的第一保持时间段,标号为p22的为保持阶段p2包括的第二保持时间段,标号为p23的为保持阶段p2包括的第三保持时间段,标号为
p24的为保持阶段p2包括的第四保持时间段,标号为p2116的为保持阶段p2包括的第一百一十六保持时间段,标号为p2117的为保持阶段p2包括的第一百一十七保持时间段,标号为p2118的为保持阶段p2包括的第一百一十八保持时间段,标号为p2119的为保持阶段p2包括的第一百一十九保持时间段。
120.如图8所示,在所述保持阶段p2,s1_ck、s2_ck、s1_cb和s2_cb都提供高电压信号。
121.根据另一种具体实施方式,所述显示装置包括显示面板,所述显示面板包括多个像素电路,所述驱动电路用于为所述像素电路提供所述驱动信号;所述像素电路与数据线电连接,接收来自所述数据线的数据电压;所述保持阶段包括多个维持时间段,以及,设置于相邻的两维持时间段之间的输出时间段;
122.所述信号提供方法包括:
123.在所述维持时间段,控制所述时钟信号端输出直流电压信号;
124.在所述输出时间段,控制所述时钟信号端输出相应的时钟信号;
125.所述维持时间段持续的时间为间隔时间。
126.在具体实施时,所述保持阶段可以包括n个维持时间段和n-1个输出时间段,n为大于1的整数,所述输出时间段设置于相邻的两个维持时间段之间,在所述维持时间段,控制所述时钟信号端输出直流电压信号,在所述输出时间段,控制所述时钟信号端输出相应的时钟信号,以在低频驱动模式下,在节省功耗的同时,保证驱动信号输出端输出的驱动信号稳定。
127.可选的,在所述输出时间段,所述时钟信号端输出的时钟信号具有至少一个脉冲,例如,所述时钟信号可以具有一个脉冲,但不以此为限。
128.在具体实施时,所述脉冲可以为向下的脉冲,但不以此为限。
129.可选的,可以预先设定所述间隔时间,或可以在采样阶段,通过检测显示面板的亮度来选定所述间隔时间。
130.在本发明至少一实施例中,在所述显示周期之前还可以包括采样阶段;所述信号提供方法还包括:
131.在所述采样阶段,控制所述时钟信号端输出所述直流电压信号,并控制所述数据线提供不变的数据电压,检测所述显示面板的显示亮度,当检测到亮度变化达到亮度变化值阈值时,记录相应的变化时间;
132.所述间隔时间大于预先设定的阈值时间而小于或等于所述变化时间。
133.在显示面板模组做好后,调整时序,控制在保持阶段所述时钟信号端输出高电压信号,同时用高精度相机拍摄显示面板亮度变化,当亮度变化一定程度(例如变化量达到2%)时,记录相应的时间,并将该相应的时间记录于存储单元(所述存储单元可以为新增的存储单元,也可以集成于驱动ic(集成电路)中的time control(时间控制)模块中)中,针对每一块显示面板进行采样存储,已被显示面板正常工作时使用。在正常点屏时,在保持阶段,每间隔该相应的时间,显示面板亮度会下降到临界值,此时可以控制所述时钟信号端输出一次由高电压跳变至低电压的脉冲,以拉低驱动电路中的第一节点的电位,使得所述驱动电路再次输出低电压信号,以此维持所述屏体的正常工作。
134.可选的,所述直流电压信号为高电压信号,在所述输出时间段,当所述时钟信号的电位为低电压时,所述高电压信号的电压值与所述时钟信号的电压值之间的差值不变,例
如,所述差值可以大于或等于1mv而小于或等于5mv。
135.如图9所示,在刷新阶段p1,控制第一时钟信号端ck输出第一时钟信号,控制第二时钟信号端cb输出第二时钟信号;
136.在图9中,标号为p31的为所述保持阶段p2包括的第一维持时间段,标号为p32的为所述保持阶段p2包括的第二维持时间段,标号为p41的为第一输出时间段,p41设置于p31和p32之间;
137.标号为p33的为所述保持阶段p2包括的第三维持时间段,标号为p42的为第二输出时间段,p42设置于p32和p33之间;
138.标号为p43的为第三输出时间段;
139.标号为p4n-3的为所述保持阶段p2包括的第n-3输出时间段;
140.标号为p3n-2的为所述保持阶段p2包括的第n-2维持时间段,标号为p4n-2的为所述保持阶段p2包括的第n-2输出时间段,标号为p3n-1的为所述保持阶段p2包括的第n-1维持时间段;p4n-2设置于p3n-2与p3n-1之间;
141.标号为p3n的为所述保持阶段p2包括的第n维持时间段,标号为p4n-1的为第n-1输出时间段,p4n-1设置于p3n-1和p3n之间;
142.在p31、p32、p33、p3n-2、p3n-1和p3n,ck和cb都输出高电压信号;
143.在p41、p42、p43、p4n-3、p4n-2、p4n-1和p4n,ck和cb输出时钟信号,该时钟信号具有一个向下的脉冲;并当所述时钟信号的电位为低电压时,在p31、p32、p33、p34、p3n-1和p3n,ck和cb输出的高电压信号的电压值与该时钟信号的电压值之间的差值不变。
144.图10是通过采用图9所示的工作时序,在输出截止保持阶段,out输出的信号的波形。在图5中,纵轴是vout,单位为v(伏),横轴是时间t,单位为s(秒);其中,vout为out输出的驱动信号的电位。
145.在本发明至少一实施例中,当所述显示面板显示低亮度画面时,所述直流电压信号为高电压信号,在多个所述输出时间段,当所述时钟信号的电位为低电压时,所述高电压信号的电压值与所述时钟信号的电压值之间的差值可以逐渐减小,以弥补亮度的衰减;
146.当所述显示面板显示高亮度画面时,所述直流电压信号为高电压信号,在多个所述输出时间段,当所述时钟信号的电位为低电压时,所述高电压信号的电压值与所述时钟信号的电压值之间的差值逐渐增大,以削弱亮度的增加。
147.在具体实施时,所述时钟信号端输出的高低电压的电压差会决定耦合作用的强弱,例如在保持阶段内,所述时钟信号端输出的信号跳变会影响驱动信号输出端输出的驱动信号。所述电压差越大,耦合作用越强,所述驱动信号输出端输出的低电压信号的电压值越小,反之,所述电压差越小,所述驱动信号输出端输出的低电压信号的电压值相对越高。在低频率驱动时,显示面板的亮度在不同的保持阶段之间有差异。例如,在高亮度画面下,显示面板的亮度会越来越低,在低亮度画面下,显示面板的亮度会缓慢上升。本发明至少一实施例通过在保持阶段间歇控制所述时钟信号端输出时钟信号,所述时钟信号可以包括至少一个向下的脉冲,通过在所述保持阶段改变所述时钟信号的高低电压之间的电压差,可以影响所述驱动电路输出的驱动信号的电压值,最终影响像素电路发光的变化,从而实现补偿过程,提高低频显示亮度均一性,改善低频显示闪烁现象。
148.在图11中,标号为ck的第一时钟信号端,标号为cb的为第二时钟信号端;
149.如图11所示,在刷新阶段p1,ck提供第一时钟信号,cb提供第二时钟信号;
150.在图11中,标号为p21的为保持阶段p2包括的第一保持时间段,标号为p22的为保持阶段p2包括的第二保持时间段,标号为p23的为保持阶段p2包括的第三保持时间段,标号为p24的为保持阶段p2包括的第四保持时间段,标号为p2116的为保持阶段p2包括的第一百一十六保持时间段,标号为p2117的为保持阶段p2包括的第一百一十七保持时间段,标号为p2118的为保持阶段p2包括的第一百一十八保持时间段,标号为p2119的为保持阶段p2包括的第一百一十九保持时间段。
151.如图11所示,在每一保持时间段中的输出时间段,ck和cb分别输出相应的时钟信号,该时钟信号具有一个向下的脉冲;
152.在第一保持时间段p21中的输出时间段,所述时钟信号的高电压值和所述时钟信号的低电压值之间的电压差值为δv1;
153.在第二保持时间段p22中的输出时间段,所述时钟信号的高电压值和所述时钟信号的低电压值之间的电压差值为δv2;
154.在第三保持时间段p23中的输出时间段,所述时钟信号的高电压值和所述时钟信号的低电压值之间的电压差值为δv3;
155.在第二保持时间段p24中的输出时间段,所述时钟信号的高电压值和所述时钟信号的低电压值之间的电压差值为δv4;
156.在第一保持时间段p2116中的输出时间段,所述时钟信号的高电压值和所述时钟信号的低电压值之间的电压差值为δv116;
157.在第二保持时间段p2117中的输出时间段,所述时钟信号的高电压值和所述时钟信号的低电压值之间的电压差值为δv117;
158.在第三保持时间段p2118中的输出时间段,所述时钟信号的高电压值和所述时钟信号的低电压值之间的电压差值为δv118;
159.在第二保持时间段p2119中的输出时间段,所述时钟信号的高电压值和所述时钟信号的低电压值之间的电压差值为δv119;
160.δv1、δv2、δv3、δv4、

、δv116、δv117、δv118和δv119逐渐减小,阶梯式变化;
161.图11所示的工作时序可以应用于显示高亮度画面时。例如,当所述画面的亮度大于800nit时,该画面可以为高亮度画面,但不以此为限。
162.在图12中,标号为ck的为第一时钟信号端,标号为cb的为第二时钟信号端;
163.如图12所示,在刷新阶段p1,ck提供第一时钟信号,cb提供第二时钟信号;
164.在图12中,标号为p21的为保持阶段p2包括的第一保持时间段,标号为p22的为保持阶段p2包括的第二保持时间段,标号为p23的为保持阶段p2包括的第三保持时间段,标号为p24的为保持阶段p2包括的第四保持时间段,标号为p2116的为保持阶段p2包括的第一百一十六保持时间段,标号为p2117的为保持阶段p2包括的第一百一十七保持时间段,标号为p2118的为保持阶段p2包括的第一百一十八保持时间段,标号为p2119的为保持阶段p2包括的第一百一十九保持时间段。
165.如图12所示,在每一保持时间段中的输出时间段,ck和cb分别输出相应的时钟信号,该时钟信号具有一个向下的脉冲;
166.在第一保持时间段p21中的输出时间段,所述时钟信号的高电压值和所述时钟信号的低电压值之间的电压差值为δv1;
167.在第二保持时间段p22中的输出时间段,所述时钟信号的高电压值和所述时钟信号的低电压值之间的电压差值为δv2;
168.在第三保持时间段p23中的输出时间段,所述时钟信号的高电压值和所述时钟信号的低电压值之间的电压差值为δv3;
169.在第二保持时间段p24中的输出时间段,所述时钟信号的高电压值和所述时钟信号的低电压值之间的电压差值为δv4;
170.在第一保持时间段p2116中的输出时间段,所述时钟信号的高电压值和所述时钟信号的低电压值之间的电压差值为δv116;
171.在第二保持时间段p2117中的输出时间段,所述时钟信号的高电压值和所述时钟信号的低电压值之间的电压差值为δv117;
172.在第三保持时间段p2118中的输出时间段,所述时钟信号的高电压值和所述时钟信号的低电压值之间的电压差值为δv118;
173.在第二保持时间段p2119中的输出时间段,所述时钟信号的高电压值和所述时钟信号的低电压值之间的电压差值为δv119;
174.δv1、δv2、δv3、δv4、

、δv116、δv117、δv118和δv119逐渐增大,阶梯式变化;
175.图12所示的工作时序可以应用于显示低亮度画面时。例如,当所述画面的亮度小于4nit时,该画面可以为低亮度画面,但不以此为限。
176.在图11和图12对应的至少一实施例中,在每一保持时间段中设置有输出时间段,但不以此为限。
177.在具体实施时,所述时钟信号端可以包括第一时钟信号端和第二时钟信号端,但不以此为限。
178.本发明实施例所述的信号提供模组应用于显示装置中的驱动电路,所述驱动电路与时钟信号端电连接,用于提供驱动信号,当所述显示装置的刷新频率小于预定频率时,显示周期包括刷新阶段和保持阶段,所述信号提供模组可以包括:
179.第一信号提供电路,用于在保持阶段,控制所述时钟信号端提供的信号的占空比小于或等于占空比阈值。
180.本发明实施例所述的信号提供模组在工作时,当所述显示装置工作于低频驱动模式下时,所述信号提供电路在保持阶段,控制所述时钟信号端提供的信号的占空比小于或等于占空比阈值,以在实现低频驱动的同时降低功耗。
181.根据一种具体实施方式,所述驱动电路分别与第一节点、第二节点、第一电压端、第二电压端和驱动信号输出端电连接,用于在所述第二节点的电位的控制下,控制所述驱动信号输出端与所述第一电压端之间连通,在所述第一节点的电位的控制下,控制所述驱动信号输出端与所述第二电压端之间连通,第一电压信号为有效电压信号,所述第二电压端提供的第二电压信号为无效电压信号;所述信号提供模组还包括第二信号提供电路;
182.所述第一信号提供电路用于在所述保持阶段,控制所述时钟信号端输出直流电压信号;
183.所述第二信号提供电路用于在所述刷新阶段,控制所述第一电压端提供第一电压信号,并用于在所述保持阶段,控制所述第一电压端提供第二电压信号。
184.可选的,所述第二信号提供电路可以包括控制电路和控制开关电路;所述控制开关电路包括第一控制晶体管和第二控制晶体管;
185.所述第一控制晶体管的控制极与第一控制线电连接,所述第一控制晶体管的第一极与第二电压线电连接,所述第一控制晶体管的第二极与所述第一电压端电连接;所述第二电压线用于提供第二电压信号;
186.所述第二控制晶体管的控制极与第二控制线电连接,所述第二控制晶体管的第一极与第一电压线电连接,所述第二控制晶体管的第二极与所述第一电压端电连接;所述第一电压线用于提供第一电压信号;
187.所述控制电路用于在所述刷新阶段,向所述第一控制线提供无效的第一控制信号,以使得第一控制晶体管关断,向第二控制线提供有效的第二控制信号,使得第二控制晶体管导通,还用于在所述保持阶段,向所述第一控制线提供有效的第一控制信号,以使得第一控制晶体管导通,向第二控制线提供无效的第二控制信号,使得第二控制晶体管关断。
188.在具体实施时,可以通过控制电路控制第一控制晶体管、第二控制晶体管的通断,以控制在不同的时间段,控制所述第一电压端提供不同的电压信号。
189.在本发明至少一实施例中,所述第一电压信号可以为高电压信号,所述第二电压信号可以为低电压信号,但不以此为限。
190.在本发明至少一实施例中,当第一控制晶体管和第二控制晶体管为n型晶体管时,有效的控制信号的电位可以为高电压,无效的控制信号的电位可以为低电压;当第一控制晶体管和第二控制晶体管为p型晶体管时,有效的控制信号的电位可以为低电压,无效的控制信号的电位可以为高电压。
191.如图13所示,所述第二信号提供电路可以包括控制电路130、第一控制晶体管tc1和第二控制晶体管tc2;
192.所述第一控制晶体管tc1的栅极与第一控制线sw1电连接,所述第一控制晶体管tc1的源极与低电压线电连接,所述第一控制晶体管tc1的漏极与所述第一电压端v1电连接;所述低电压线用于提供低电压信号vgl;
193.所述第二控制晶体管tc2的栅极与第二控制线sw2电连接,所述第二控制晶体管tc2的源极与高电压线电连接,所述第二控制晶体管tc2的漏极与所述第一电压端v1电连接;所述高电压线用于提供高电压信号vgh;
194.所述控制电路130用于在所述刷新阶段,向所述第一控制线sw1提供无效的第一控制信号,以使得第一控制晶体管tc1关断,向第二控制线sw2提供有效的第二控制信号,使得第二控制晶体管tc2导通,还用于在所述保持阶段,向所述第一控制线sw1提供有效的第一控制信号,以使得第一控制晶体管tc1导通,向第二控制线sw2提供无效的第二控制信号,使得第二控制晶体管tc2关断。
195.在图13所示的第二信号提供电路的实施例中,tc1和tc2都为p型晶体管。
196.在具体实施时,tc1和tc2可以设置于显示面板上,所述控制电路130可以设置于驱动ic中。
197.图14是sw1上的第一控制信号和sw2上的第二控制信号的时序图。
198.如图14所示,在刷新阶段p1,sw1上的第一控制信号的电位为高电压,sw2上的第二控制信号的电位为低电压;在保持阶段p2,sw1上的第一控制信号的电位为低电压,sw2上的第二控制信号的电位为高电压。
199.根据另一种具体实施方式,所述显示装置包括显示面板,所述显示面板包括多个像素电路,所述驱动电路用于为所述像素电路提供所述驱动信号;所述像素电路与数据线电连接,接收来自所述数据线的数据电压;所述保持阶段包括多个维持时间段,以及,设置于相邻的两维持时间段之间的输出时间段;
200.所述第一信号提供电路用于在所述维持时间段,控制所述时钟信号端输出直流电压信号,在所述输出时间段,控制所述时钟信号端输出相应的时钟信号;
201.所述维持时间段持续的时间为间隔时间。
202.在本发明至少一实施例中,当所述显示面板显示低亮度画面时,所述直流电压信号为高电压信号,所述第一信号提供电路用于在多个所述输出时间段,当所述时钟信号的电位为低电压时,所述高电压信号的电压值与所述时钟信号的电压值之间的差值逐渐减小。
203.在本发明至少一实施例中,当所述显示面板显示高亮度画面时,所述直流电压信号为高电压信号,所述第一信号提供电路用于在多个所述输出时间段,当所述时钟信号的电位为低电压时,所述高电压信号的电压值与所述时钟信号的电压值之间的差值逐渐增大。
204.本发明实施例所述的显示装置包括上述的信号提供模组。
205.在具体实施时,所述显示装置可以包括驱动集成电路和显示面板;所述信号提供模组还包括第二信号提供电路,所述第二信号提供电路包括控制开关电路和控制电路;
206.所述控制电路和所述信号提供模组中的第一信号提供电路可以设置于所述驱动集成电路中;
207.所述第一控制晶体管和所述第二控制晶体管集成于所述显示面板上。
208.如图15所示,本发明实施例所述的显示装置包括显示面板150、驱动电路151和显示集成电路152;
209.所述驱动电路151设置于所述显示面板150的左侧边和所述显示面板150的右侧边;
210.所述显示面板150包括设置于有效显示区域a0中的多行多列像素电路153;
211.本发明实施例所述的显示装置可以包括第二信号提供电路,所述第二信号提供电路包括控制开关电路154和控制电路;
212.所述显示集成电路152贴设于所述显示面板150的下侧边,所述控制电路可以设置于所述显示集成电路152中。
213.如图16所示,所述驱动电路151可以包括第一驱动电路161、第二驱动电路162和第三驱动电路163;其中,
214.所述第一驱动电路161用于提供p型驱动信号,所述第二驱动电路162用于提供n型驱动信号,所述第三驱动电路163用于提供发光控制信号。
215.本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
216.以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
转载请注明原文地址:https://win.8miu.com/read-950039.html

最新回复(0)