用于减轻图像传感器中梯度效应的电路和方法与流程

专利检索2025-10-08  9


本发明整体涉及成像系统,并且更具体地涉及具有大像素阵列的图像传感器。


背景技术:

1、图像传感器可包括具有数千行和数千列的大像素阵列。图像传感器可包括行控制电路,用于经由对应的行控制线向阵列中不同的像素行提供行控制信号。

2、设计具有大像素阵列的图像传感器是具有挑战性的。当像素阵列非常大时,行控制线可跨阵列表现出大的rc(电阻-电容)时间常数,这会在读出或积分期间引入相当大的延迟。这些时间延迟可导致性能变化,诸如跨阵列的水平(逐行)维度上的可见梯度效应,或可导致全阱电荷的损失。本文的实施方案就是在这种背景下出现的。


技术实现思路



技术特征:

1.一种图像传感器,所述图像传感器包括:

2.根据权利要求1所述的图像传感器,其中所述多个采样电路包括多个时间-数字转换器。

3.根据权利要求1所述的图像传感器,其中所述多个采样电路包括耦接到沿所述行线均匀分布的抽头点的多个采样电路。

4.根据权利要求1所述的图像传感器,其中所述延迟校准电路还包括:

5.根据权利要求1所述的图像传感器,其中所述延迟校准电路还包括:

6.根据权利要求1所述的图像传感器,其中所述延迟校准电路还包括:

7.一种成像电路,所述成像电路包括:

8.根据权利要求7所述的成像电路,其中所述延迟校准电路还包括:

9.根据权利要求7所述的成像电路,其中所述至少一个采样电路经由第一路径耦接到所述假像素行中的引导假像素并且经由第二路径耦接到所述假像素行中的最后一个假像素,并且其中所述第一路径和所述第二路径具有相等的长度,并且其中所述延迟校准电路还包括:

10.一种操作图像传感器的方法,所述方法包括:


技术总结
本公开涉及用于减轻图像传感器中梯度效应的电路和方法。一种图像传感器,该图像传感器可包括像素阵列以及用于确定行控制信号的延迟量的相关联延迟校准电路。该延迟校准电路可包括:用于生成校准行控制信号的电路;用于沿着一行假像素传播该校准行控制信号的电路;以及一个或多个采样电路,该一个或多个采样电路耦接到该行假像素中的一个或多个抽头点,用于监测该校准行控制信号何时到达该一个或多个抽头点。该像素阵列可在正常操作期间输出信号。该图像传感器可包括用于从该像素阵列读出这些信号的列读出电路。可基于从该一个或多个采样电路输出的计数值使用逐渐延迟的采样信号控制该列读出电路。

技术研发人员:M·R·安格拉斯亚姆,N·P·考利
受保护的技术使用者:半导体元件工业有限责任公司
技术研发日:
技术公布日:2024/5/29
转载请注明原文地址:https://win.8miu.com/read-1157899.html

最新回复(0)