显示面板和显示装置的制作方法

专利检索2024-11-20  8


本申请涉及显示,特别是涉及一种显示面板和显示装置。


背景技术:

1、随着显示技术的不断发展,高分辨率、窄边框的显示装置已成为显示领域的主流发展趋势之一。为此,在显示装置中采用goa(gate on array,阵列基板行驱动)技术,来实现显示装置的窄边框或无边框。

2、在显示面板的显示过程中,动态画面切换时会产生图像拖影现象,一般要在一帧画面的显示间隙进行插黑,然而该技术需要对显示面板的子像素进行外部补偿,为此会导致该技术中的goa驱动电路结构比较复杂,不利于窄边框或无边框机种的设计。


技术实现思路

1、本申请主要解决的技术问题是提供一种显示面板和显示装置,解决现有技术中采用插黑技术的显示面板不利于窄边框设计的问题。

2、为了解决上述技术问题,本申请提供的第一个技术方案为:提供一种显示面板,其中,包括:

3、阵列排布的多个像素单元,每个所述像素单元包括显示开关和插黑开关;

4、显示栅极线,与每行所述像素单元一一对应设置,并与对应行像素单元中的像素单元的显示开关耦接;

5、插黑栅极线,对应相邻两行所述像素单元设置,并与对应行像素单元中的像素单元的插黑开关耦接;

6、其中,所述插黑栅极线位于对应两行所述像素单元相互靠近的一侧,且所述插黑栅极线对应的两行所述像素单元沿对应的所述插黑栅极线对称分布。

7、其中,每一所述插黑栅极线对应的相邻两行所述像素单元组成一像素行组;所述像素行组中,相邻两行所述像素单元对应的两行显示栅极线,分别位于所述像素行组的相对两侧。

8、其中,所述显示面板还包括至少两个驱动电路,将所述至少两个驱动电路划分为:

9、显示驱动电路,用于逐行扫描所述显示栅极线,且同时扫描至少一行所述显示栅极线;

10、插黑驱动电路,用于逐行扫描所述插黑栅极线,且同时扫描至少一行所述插黑栅极线;

11、其中,每一所述驱动电路包括多个级联的扫描驱动单元,第n-1级所述扫描驱动单元的输出信号作为第n级所述扫描驱动单元的输入信号,第n+m级所述扫描驱动单元的输出信号作为第n级所述扫描驱动单元的复位信号;n为大于1的整数;m为大于或等于1的整数。

12、其中,所述显示面板具有显示区和侧边框区,所述侧边框区位于所述显示区沿所述像素单元的行方向的侧边;阵列排布的多个所述像素单元位于所述显示区;

13、每一所述侧边框区包括所述显示驱动电路和/或所述插黑驱动电路;当所述侧边框区包括所述显示驱动电路和所述插黑驱动电路时,所述显示驱动电路中的扫描驱动单元与所述插黑驱动电路中的扫描驱动单元交替设置。

14、其中,所述显示驱动电路为两个,两个所述显示驱动电路分别位于所述显示区的相对两侧且对称分布,且同时对一行所述显示栅极线进行扫描;所述插黑驱动电路为两个,两个所述插黑驱动电路分别位于所述显示区的相对两侧并对称分布,且同时对一行所述插黑栅极线进行扫描。

15、其中,定义所述显示驱动电路中,除第一级所述扫描驱动单元与最后一级所述扫描驱动单元之外的其余所述扫描驱动单元为中间级扫描驱动单元;

16、在所述像素单元的列方向上,所述插黑驱动电路中的一级所述扫描驱动单元与所述显示驱动电路中相邻的两级所述中间级驱动单元依次交替设置。

17、其中,所述插黑驱动电路的帧起始信号的高电位触发时刻滞后所述显示驱动电路的帧起始信号的高电位触发时刻预设时长,所述预设时长为3/10帧时间~4/5帧时间。

18、其中,所述插黑开关和所述显示开关均为晶体管,所述插黑开关的尺寸和所述显示开关的尺寸相同。

19、其中,所述显示面板还包括多条数据线;每个所述像素单元还包括像素电极、像素电容、存储电容、阵列基板侧公共电极和彩膜基板侧公共电极;所述显示开关的输入端与所述数据线电连接,所述显示开关的输出端与所述像素电极电连接,所述显示开关的控制端与对应的所述显示栅极线电连接;所述像素电容的一端与所述像素电极电连接,所述像素电容的另一端与所述彩膜基板侧公共电极电连接;所述存储电容的一端与所述像素电极电连接,所述存储电容的另一端与所述阵列基板侧公共电极电连接;所述插黑开关的输入端与所述像素电极电连接,所述插黑开关的输出端与所述阵列基板侧公共电极电连接,所述插黑开关的控制端与对应所述插黑栅极线电连接。

20、为了解决上述技术问题,本申请提供的第二个技术方案为:提供一种显示装置,其中,包括主板和上述的显示面板。

21、本申请的有益效果:区别于现有技术,本申请提供了一种显示面板和显示装置,显示面板包括阵列排布的多个像素单元、显示栅极线和插黑栅极线。每个像素单元包括显示开关和插黑开关。显示栅极线与每行像素单元一一对应设置,并与对应行像素单元中的像素单元的显示开关耦接。插黑栅极线对应相邻两行像素单元设置,并与对应行像素单元中的像素单元的插黑开关耦接。其中,插黑栅极线位于对应两行像素单元相互靠近的一侧,且插黑栅极线对应的两行像素单元沿对应的插黑栅极线对称分布。本申请实施例通过将相邻两行像素单元共享同一插黑栅极线,以减少插黑栅极线的数量,从而可减少驱动插黑栅极线的扫描驱动单元的数量,进而有利于窄边框设计;其次,将插黑栅极线位于对应两行像素单元相互靠近的一侧,且插黑栅极线对应的两行像素单元沿对应的插黑栅极线对称分布,以减少像素单元与对应插黑栅极线之间的连接走线长度,有利于提升显示面板的分辨率。



技术特征:

1.一种显示面板,其特征在于,包括:

2.根据权利要求1所述的显示面板,其特征在于,每一所述插黑栅极线对应的相邻两行所述像素单元组成一像素行组;所述像素行组中,相邻两行所述像素单元对应的两行显示栅极线,分别位于所述像素行组的相对两侧。

3.根据权利要求2所述的显示面板,其特征在于,所述显示面板还包括至少两个驱动电路,将所述至少两个驱动电路划分为:

4.根据权利要求3所述的显示面板,其特征在于,所述显示面板具有显示区和侧边框区,所述侧边框区位于所述显示区沿所述像素单元的行方向的侧边;阵列排布的多个所述像素单元位于所述显示区;

5.根据权利要求4所述的显示面板,其特征在于,所述显示驱动电路为两个,两个所述显示驱动电路分别位于所述显示区的相对两侧且对称分布,且同时对一行所述显示栅极线进行扫描;所述插黑驱动电路为两个,两个所述插黑驱动电路分别位于所述显示区的相对两侧并对称分布,且同时对一行所述插黑栅极线进行扫描。

6.根据权利要求4所述的显示面板,其特征在于,定义所述显示驱动电路中,除第一级所述扫描驱动单元与最后一级所述扫描驱动单元之外的其余所述扫描驱动单元为中间级扫描驱动单元;

7.根据权利要求3所述的显示面板,其特征在于,所述插黑驱动电路的帧起始信号的高电位触发时刻滞后所述显示驱动电路的帧起始信号的高电位触发时刻预设时长,所述预设时长为3/10帧时间~4/5帧时间。

8.根据权利要求1所述的显示面板,其特征在于,所述插黑开关和所述显示开关均为晶体管,所述插黑开关的尺寸和所述显示开关的尺寸相同。

9.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括多条数据线;每个所述像素单元还包括像素电极、像素电容、存储电容、阵列基板侧公共电极和彩膜基板侧公共电极;所述显示开关的输入端与所述数据线电连接,所述显示开关的输出端与所述像素电极电连接,所述显示开关的控制端与对应的所述显示栅极线电连接;所述像素电容的一端与所述像素电极电连接,所述像素电容的另一端与所述彩膜基板侧公共电极电连接;所述存储电容的一端与所述像素电极电连接,所述存储电容的另一端与所述阵列基板侧公共电极电连接;所述插黑开关的输入端与所述像素电极电连接,所述插黑开关的输出端与所述阵列基板侧公共电极电连接,所述插黑开关的控制端与对应所述插黑栅极线电连接。

10.一种显示装置,其特征在于,包括主板和权利要求1至9中任一项所述的显示面板。


技术总结
本申请提供了一种显示面板和显示装置。本申请实施例通过将相邻两行像素单元共享同一插黑栅极线,以减少插黑栅极线的数量,从而可减少驱动插黑栅极线的扫描驱动单元的数量,进而有利于窄边框设计;其次,将插黑栅极线位于对应两行像素单元相互靠近的一侧,且插黑栅极线对应的两行像素单元沿对应的插黑栅极线对称分布,以减少像素单元与对应插黑栅极线之间的连接走线长度,有利于提升显示面板的分辨率。

技术研发人员:曹军红,叶利丹
受保护的技术使用者:重庆惠科金渝光电科技有限公司
技术研发日:
技术公布日:2024/5/29
转载请注明原文地址:https://win.8miu.com/read-1146236.html

最新回复(0)